振荡器、时钟和 PLL

振荡器可用于模拟和数字设计中。振荡器可用作数字设计的时钟或用作本机振荡器 (LO),以通过上变频或下变频达到目标射频频率。

振荡器具有多种不同的拓扑,包括基于晶体合成器的 PLL 设计,以及 DDS 技术。不论如何,输出信号都必须经过特征测量与测试,以确保设备或模块满足在时钟精度、信号纯度和稳定性方面的设计规范。

罗德与施瓦茨提供了广泛的解决方案,可借助示波器、频谱分析仪、相位噪声分析仪和 VCO 测试仪测试任何振荡器。

测试与测量解决方案

验证高速数字设计中时钟的真正抖动性能

随着高速数字设计中的数据率不断增加,整体系统抖动阈值变得愈加严苛。

了解更多


验证高速数字设计中 PLL 的加性相位噪声和抖动衰减

提高高速数字设计和无线通信的数据率,需要具有低加性相位噪声和高抖动衰减的 SerDes PLL 与时钟合成器。现代设计通常采用由抖动衰减器和频率合成器组成的两级架构。相位噪声分析仪具备一流的相位噪声灵敏度,是执行此类测试的首选仪器。为了激励 PLL,需要具有超低相位噪声的附加信号源。

了解更多


1 MHz 至 50 GHz 直接下变频相位噪声分析仪(利用互相关性)

新款相位噪声测试仪器覆盖 1 MHz 至 50 GHz 的频率范围,具有直接下变频模拟 I/Q 混频器以及基带信号采样功能。在相位检测以及频率跟踪方面,传统的 PLL 已然被数字 FM 解调器取而代之。使用一个附加 AM 解调器,可同时测量相位噪声及幅度噪声。

了解更多


验证时钟源

原发时钟信号对于每个模拟和数字电路设计的性能至关重要。了解如何利用快速而准确的抖动性能测量来验证您的时钟信号(使用 R&S®FSWP 相位噪声分析仪)

了解更多


时域和频域中的抖动测量比较

当您分析数据传输系统的稳健性时,抖动是一个关键指标。建议在时域和频域方面都使用抖动测量仪器,以区分快速和慢速移动伪影。

了解更多


当您需要理想的时钟源时

当今的数字设计和高速数据转换器需要抖动极小的准确时钟。现代数字设计和数据转换器只能在时钟源允许的情况下工作。查看如何使用先进的时钟源获得出色性能。

了解更多

相关产品

信号与频谱分析仪

罗德与施瓦茨公司的信号与频谱分析仪在性能、功能和易用性方面树立了行业标准。

产品

示波器

罗德与施瓦茨公司的示波器可分析时域、混合信号、串行总线和频率,兼具易用性和强大功能。

产品

谢谢。

您的要求已成功发送!

我们会尽快与您取得联系。

您的 罗德与施瓦茨团队

请求信息
主题: RF 和微波组件

请输入您的询问。
联系信息

请提供您的联系地址。

请输入您的名字。

请输入有效的电子邮件地址。

请输入您的公司名称。

请输入您的邮政编码。

请输入您的姓名。

请输入您的电话号码。

请输入您的国家/地区。

请输入城市名称。

请输入街道。

请输入您的号码。

(比如二楼、后方建筑)
其他信息


推广许可
安全响应代码
show captcha

输入错误。
*必填字段
International Website